bios設置sata熱插拔「sata控制器怎麼設置」

SATA 3.0 Host Controller

SATA Host Core可以集成到FPGA中,兼容SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)工業級接口標準,為SATA設備提供一種高效且易於使用的接口。

內核特性:

1. 兼容SATA 3.0規範

2. 支持SATA-1(1.5Gbps),SATA-2(3.0Gbps),SATA-3(6.0Gbps)操作

3. Phy Layer包含FPGA Transceiver,支持時鐘恢復,8B/10B編解碼,字節排序和對齊以及OOB信令

4. Link Layer支持成幀,解幀,流量控制,通信握手序列,擾碼,CRC等

5. Transport Layer支持FIS構造,FIS解析,錯誤重傳等,FIS包含Register FIS,PIO Setup FIS,DMA Activate FIS,Data FIS等

6. Command Layer支持各種各樣的FIS序列交互,命令類型包括Reset,DATA SET MANAGEMENT(Trim),PIO Data-In,PIO Data-Out,DMA-In,DMA-Out等

7. Application Layer包含SATA設備自檢,SATA設備Identify,DMA控制器等

8. 支持SATA設備帶電熱插拔

9. 支持N個SATA設備(N取決於FPGA GT數量),無縫連接到Raid Controller

10. 易於集成的同步,可綜合Verilog設計

11. 通過完全驗證的SATA IP

對外接口:

1. 簡易的Valid-Vector形式的命令/地址控制總線接口

2. 簡易的Done-Vector形式的命令狀態總線接口

3. 標準的FIFO或Streaming接口的流式數據總線

4. 標準的RAM接口的塊式數據總線

性能指標:

1. SATA 3.0 Core:連續寫入速度大於520MB/s,連續讀取速度大於550MB/s

2. SATA 2.0 Core:連續寫入速度大於240MB/s,連續讀取速度大於250MB/s

資源使用(XC7K325T為例):

1. LUTs:3850,FFs:4320,BRAMs:16,GT : 1

可交付資料:

1. 詳細的用戶手冊

2. Design File:Post-synthesis EDIF netlist or RTL Source

3. Timing and layout constraints,Test or Design Example Project

4. 技術支持:郵件,電話,現場,培訓服務

聯繫方式:

Email:neteasy163z@163.com

SATA Host Controller Block Diagram

SATA 3.0 Host Controller

原創文章,作者:投稿專員,如若轉載,請註明出處:https://www.506064.com/zh-hant/n/269369.html

(0)
打賞 微信掃一掃 微信掃一掃 支付寶掃一掃 支付寶掃一掃
投稿專員的頭像投稿專員
上一篇 2024-12-16 13:15
下一篇 2024-12-16 13:15

相關推薦

發表回復

登錄後才能評論